

### مهلت تحویل ساعت ۲۴ روز دوشنبه ۲۹ خرداد

حل تمرین امتیازی

### به موارد زیر توجه کنید:

- ۱- حتما نام و شماره دانشجویی خود را روی پاسخنامه بنویسید.
- ۲- کل پاسخ تمرینات را در قالب یک فایل pdf با شماره دانشجویی خود نام گذاری کرده در سامانه CW بار گذاری کنید.
  - ۳- این تمرین ۱۰۰ نمره دارد که معادل یک نمرهٔ امتیازی اضافه بر نمره کلی درس است.
  - ۴- در صورت مشاهده هر گونه مشابهت نامتعارف هر دو (یا چند) نفر کل نمره این تمرین را از دست خواهند داد.

۱- (۱۵ نمره) توضیح دهید کد RTL زیر چه کاری انجام میدهند و سپس شماتیک سختافزاری را رسم کنید که این کد را اجرا میکند.

C'.S:  $R1 \leftarrow n$ ,  $R2 \leftarrow 0$ ,  $C \leftarrow 1$ C.OR(R1):  $R2 \leftarrow R2+1$ ,  $R1 \leftarrow shr(R1)$ C.(OR(R1)'):  $R3 \leftarrow R2$ ,  $C \leftarrow 0$ 

پاسخ:

می توانیم فرض کنیم C خروجی یک C است و C است و C ثبات هستند. این کد به ترتیب زیر عمل می کند: C اگر C و C مقدار C نوشته می شود، C برابر با یک می شود و مقدار C هم صفر می شود. C اگر C باشد، تا زمانی که مقدار C غیر مفر باشد در هر کلاک یک واحد به C اضافه می شود و C یک بار به سمت راست شیفت می خورد. (بر دو تقسیم می شود)

اگر C=1، وقتی R1 صفر شود، محتوای R2 وارد R3 می شود و C دوباره صفر می شود.

این کد آنقدر R1 را به راست شیفت می دهد تا محتوای آن صفر شود و هر بار یک واحد به R2 اضافه می کند. بنابراین یک به علاوهٔ جایگاه پرارزش ترین یک را در R1 برمی گرداند که معادل است با  $\lfloor log_2^n \rfloor + 1$ 

۲- (۱۵ نمره) فرض کنید برای نمایش اعداد ممیز شناور ۱۶ بیتی از رابطهٔ زیر استفاده می کنیم.  $\left[\left(\sum\nolimits_{k=0}^{8}\overline{b_{k}}\,2^{8-k}\right)-2^{8}+1\right]\times 2^{\left(\sum\nolimits_{k=9}^{15}b_{k}2^{k-9}\right)-64}$ 

الف- کمترین و بیشترین عدد مثبت قابل نمایش در این ساختار را به دست آورید.

ب- کمترین و بیشترین عدد منفی قابل نمایش در این ساختار را به دست آورید.

ج- در این ساختار صفر را چطور نمایش می دهیم؟

د- آیا در این روش، هر عدد نمایش یکتایی دارد؟ توضیح دهید.

پاسخ:

۱۵ - در این روشِ نمایش، یک عددِ اعشاری به شکل  $X = F \times 2^{E-64}$  نمایش داده میشود. بیتهای  $Y = F \times 2^{E-64}$  برای ساخت  $Y = F \times 2^{E-64}$  استفاده میشوند.

E-64 با توجه به این که ۷ بیت برای نمایش E در اختیار داریم، E میتواند بین  $\cdot$  تا ۱۲۷ تغییر کند. توانِ دو E است، بنابراین توان دو بین e و e تغییر می کند.

F را می توانیم به صورت زیر ساده کنیم:

$$F = \left(\sum_{k=0}^{8} \overline{b_k} \, 2^{8-k}\right) - 2^8 + 1 = \left(\sum_{k=0}^{8} (1 - b_k) \, 2^{8-k}\right) - 2^8 + 1 = \left(\sum_{k=0}^{8} 2^{8-k}\right) - \left(\sum_{k=0}^{8} b_k 2^{8-k}\right) - 2^8 + 1 = \left(\sum_{k=0}^{8} b_k 2^{8-k}\right) - \left(\sum_{k=0}^{8} b_k 2^{8-k}\right) - 2^8 + 1 = \left(\sum_{k=0}^{$$

الف- برای نمایش کمترین عدد مثبت باید F کوچکترین مقدار مثبت ممکن باشد (۱) و توان باید منفی ترین مقدار ممکن (۶۴-)، باشد:

$$F = 2^{8} - \left(\sum_{k=0}^{8} b_{k} 2^{8-k}\right) = 1 \implies \sum_{k=0}^{8} b_{k} 2^{8-k} = 2^{8} - 1 = (011111111) \implies b_{0} = 0, b_{1} ... b_{8} = 1$$

و بیتهای E هم همه صفر باشند:  $2^{-64}$  عدد  $2^{-64}$  عدد و بیتهای E

برای نمایش بزرگترین عدد مثبت F باید بیشترین مقدار را داشته باشد و توان هم باید بیشترین مقدار باشد:  $F_{max}=2^8-0=256 \implies X_{max}=256\times 2^{63}=2^{71}$ 

در نمایش این عدد همه بیتهای بخش توان یک و همه بیتهای بخش کسری صفر هستند.

 $\phi$  برای نمایش منفی ترین عدد، باید  $\phi$  منفی ترین مقدار را داشته باشد و توان بیشترین مقدار باشد:

$$F_{min} = 2^8 - (2^9 - 1) = 256 - 512 + 1 = -255 \implies X_{min} = -255 \times 2^{63} = -2^{71} + 1$$

در نمایش این عدد باید همه بیتهای بخش کسری یک و همه بیتهای توان هم یک باشد.

برای نمایش بزرگترین عدد منفی F باید کوچکترین مقدار منفی باشد (۱-) و توان هم منفی ترین مقدار ممکن:

$$F = 2^{8} - \left(\sum_{k=0}^{8} b_{k} 2^{8-k}\right) = -1 \implies \sum_{k=0}^{8} b_{k} 2^{8-k} = 2^{8} + 1 \implies b_{0} = b_{8} = 1, b_{i} =_{i \neq 0, 8} 0$$

 $-2^{-64}$  که نمایشِ باینری عدد به صورت  $1 \cdot \cdots \cdot 1 \cdot \cdots \cdot 1 \cdot \cdots$  میشود (معادلِ عدد  $-2^{-64}$ 

ج- برای نمایش صفر کافی است:

$$F = 2^8 - \left(\sum_{k=0}^8 b_k 2^{8-k}\right) = 0 \implies \sum_{k=0}^8 b_k 2^{8-k} = 2^8$$

و توان هر مقداری می تواند داشته باشد. بنابراین  $000000001 \times \times \times \times \times \times = 00000000$ 

د- در این روشِ نمایش هر عدد نمایشِ یکتایی ندارد. مثل صفر یا عدد یک را میتوانیم به چند صورت نمایش بدهیم:

$$(256 - 255) \times 2^{0}$$
  
 $(256 - 254) \times 2^{-1}$ 

 $^{\circ}$  (۱۵ نمره) یک محک از سه برنامهٔ  $^{\circ}$   $^{\circ$ 

این محک به پردازندهای که بتواند سریعترین زمان میانگین (هندسی) اجرا را ثبت کند ۱۰۰ امتیاز و به مابقی پردازندهها امتیازی متناسب با سرعت اجرای آنها نسبت به سریعترین پردازنده تخصیص می دهد. با توجه به اطلاعات داده شده، امتیاز هر یک از پردازندهها را به دست آورید. (تعداد دستورات سه برنامه B ه D و D را یکسان در نظر بگیرید)

|            | جدول ۲ |      |      |
|------------|--------|------|------|
|            | CPU1   | CPU2 | CPU3 |
| R-type     | 4      | 3    | 5    |
| I-type     | 4      | 5    | 5    |
| branch     | 2      | 3    | 1    |
| load/store | 5      | 4    | 3    |

|            | جدول ۱ |     |              |
|------------|--------|-----|--------------|
|            | A      | В   | $\mathbf{C}$ |
| R-type     | %12    | %40 | %33          |
| I-type     | %35    | %43 | %22          |
| branch     | %8     | %4  | %20          |
| load/store | %45    | %13 | %25          |

### ياسخ:

# طبق جدول زير CPU2 بهترين زمان اجرا را دارد:

|            | A on CPU1 | B on CPU1 | C on CPU1 |       | A on CPU2 | B on CPU2 | C on CPU2 |      | A on CPU3 | B on CPU3 | C on CPU3 |       |
|------------|-----------|-----------|-----------|-------|-----------|-----------|-----------|------|-----------|-----------|-----------|-------|
| R-type     | 0.48      | 1.6       | 1.32      |       | 0.36      | 1.2       | 0.99      |      | 0.6       | 2         | 1.65      |       |
| I-type     | 1.4       | 1.72      | 0.88      |       | 1.75      | 2.15      | 1.1       |      | 1.75      | 2.15      | 1.1       |       |
| branch     | 0.16      | 0.08      | 0.4       |       | 0.24      | 0.12      | 0.6       |      | 0.08      | 0.04      | 0.2       |       |
| load/store | 2.25      | 0.65      | 1.25      |       | 1.8       | 0.52      | 1         |      | 1.35      | 0.39      | 0.75      |       |
|            | 4.29      | 4.05      | 3.85      |       | 4.15      | 3.99      | 3.69      |      | 3.78      | 4.58      | 3.7       |       |
|            | 3.58      | 3.38      | 3.21      | 3.38  | 2.96      | 2.85      | 2.64      | 2.81 | 2.91      | 3.52      | 2.85      | 3.08  |
|            |           |           |           | 83.17 |           |           |           | 100  |           |           |           | 91.41 |

۴– (۱۵ نمره) میخواهیم یک پردازنده بسازیم که هر دستور را در  $\alpha$  مرحله اجرا میکند. زمان مورد نیاز برای اجرای هر مرحله به شرح زیر است:

| Fetch  | Decode | Execute | Memory | Write back |
|--------|--------|---------|--------|------------|
| 200 ps | 150 ps | 250 ps  | 300 ps | 100 ps     |

الف- اگر بخواهیم این پردازنده را به صورت تکچرخهای بسازیم، حداقلِ زمان هر چرخهٔ ساعت باید چقدر باشد؟ ب- اگر بخواهیم دستورات را در یک خط لولهٔ ۵ مرحلهای اجرا کنیم، حداقلِ زمان هر چرخهٔ ساعت باید چقدر باشد؟ باشد؟

ج- فرض کنید ۲۵٪ دستوراتی که روی این پردازنده اجرا میشود از نوع ۱۵۰۸ ۱۵۸٪ از نوع ۳۰۰ ۳۰٪ از نوع R-type و بقیه از نوع پرشهای شرطی هستند، در یک پیادهسازی تکچرخهای از این پردازنده، چند درصد مواقع پردازنده بیکار است؟ (منظور این است که اجرای یک دستور تمام شده اما چون هنوز به لبهٔ بعدی ساعت نرسیدیم، پردازنده هیچ کاری انجام نمی دهد.)

د- با همان ترکیب دستوراتِ بندِ ج، در پیادهسازی خط لولهٔ ۵ مرحلهای، اجرای هر دستور به طور متوسط چقدر طول می کشد؟

ه- حال تصمیم می گیریم برای افزایش کارایی از معماری SuperScalar استفاده کنیم. به این منظور، دو مسیر داده اجرا داده را به صورت موازی قرار می دهیم تا پردازنده بتواند دو دستور را همزمان روی هر کدام از دو مسیر داده اجرا کند. حداکثر افزایش کارایی چقدر خواهد بود و در چه شرایطی به دست می آید.

## پاسخ:

الف- به اندازهٔ جمعِ زمان همه مراحل، یعنی ۱۰۰۰ پیکوثانیه، معادل یک نانوثانیه ب- به اندازهٔ زمان طولانی ترین مرحله، یعنی ۳۰۰ پیکوثانیه، معادل ۴٫۰ نانوثانیه

ج- طبق جدولِ زیر سهم بیکار بودن پردازنده برای هر نوع دستور را به دست میآوریم. میبینیم که در مجموع از هر ۱۰۰۰ پیکوثانیه ۲۲۵ پیکوثانیه پردازنده بیکار است که معادل ۲۲٫۵درصد است.

| instr. type | nstr. type load |      | R-type | Cond. branch |     |
|-------------|-----------------|------|--------|--------------|-----|
| rate        | 0.25            | 0.15 | 0.30   | 0.30         |     |
| idle time   | 0               | 100  | 300    | 400          |     |
| idle rate   | 0               | 15   | 90     | 120          | 225 |

د- اجرای متوسط هر دستور در پردازندهٔ خط لوله ۱۵۰۰ پیکوثانیه طول می کشد. اما اگر تعداد دستورات زیاد باشد، در هر ۳۰۰ پیکوثانیه یک دستور کارش را به پایان می رساند.

ه- کارایی حداکثر دو برابر میشود. البته به شرطی که ترتیبِ دستورات طوری باشد که همیشه هر دو مسیر داده در حال اجرای یک دستور باشد که البته عملا به خاطرِ انواعِ وابستگیهای بین دستورات ممکن نیست.

۵- (۲۵ نمره) فرض کنید یک پردازندهٔ MIPS مبتنی بر خط لولهٔ ۵ مرحلهای مطابق شکل زیر در اختیار داریم.



قطعه برنامهٔ زیر را در نظر بگیرید.

lw \$2,20(\$3)
and \$12,\$2,\$5
or \$13,\$6,\$2

الف- وابستگیهای دادهای آن را مشخص کنید.

- با رسم جدول نشان دهید اجرای این قطعه در یک خط لوله بدون forwarding چند چرخه طول می کشد. ج- با رسم جدول نشان دهید اجرای همین قطعه در یک خط لوله با امکان forwarding از مرحلهٔ MEM به EX چند چرخه طول می کشد. (منظور از این است که خروجی حافظه در چرخه بعدی وارد ALU شود. به عبارت دیگر، خروجی حافظه در همان چرخه روی ثباتی که بین لایهٔ ID و EX قرار دارد، نوشته شود.)

د- فرض کنید دستورِ اولِ این قطعه به جای sw ،lw بود. یک بار دیگر به سه سوال بندهای الف تا ج پاسخ دهید. حال، این قطعه برنامه را در نظر بگیرید:

add \$2,\$3,\$3 add \$4,\$2,\$5

add \$8,\$6,\$2

ه- وابستگیهای دادهای آن را مشخص کنید.

و- با رسم جدول نشان دهید اجرای این قطعه در یک خط لوله بدون forwarding چند چرخه طول می کشد. ز- آیا می توانیم با اضافه کردن امکان forwarding از مرحلهٔ EX به EX، این قطعه برنامه را بدون تعلیق (stall) اجرا کنیم؟ (منظور از این است که خروجی ALU در چرخه بعدی وارد ALU شود. به عبارت دیگر، خروجی ALU در همان چرخه روی ثباتی که بین دو لایهٔ EX قرار دارد، نوشته شود.)

ح- اگر پاسخ شما به سوال بند قبل مثبت است، حساب کنید اجرای این قطعه چند چرخه طول می کشد و اگر پاسختان منفی است، توضیح دهید چه قابلیت دیگری باید به خط لوله اضافه کنید که بتوانیم برنامه را بدون تعلیق اجرا کنیم.

این بار قطعه برنامه زیر را در نظر بگیرید:

and \$8,\$2,\$5 sw \$2,0(\$8) add \$3,\$2,\$5 sw \$3,0(\$9)

ط- وابستگیهای دادهای آن را مشخص کنید.

ی- با رسم جدول نشان دهید اجرای این قطعه در یک خط لوله بدون forwarding چند چرخه طول می کشد.

ک- برای اجرای بدون تعلیق این قطعه برنامه به چه نوع forwarding نیاز داریم؟ توضیح دهید.

ل- فرض کنید دو دستورِ دوم و چهارم این قطعه به جای lw ،sw باشند. بار دیگر به سه سوال قبل پاسخ دهید. پاسخ:

الف- دستور دوم به خاطر مقدار ثبات 2\$ به دستور اول وابسته است.

# ب- ۹ چرخه:

|     | 1  | 2  | 3  | 4   | 5  | 6  | 7   | 8  | 9 |
|-----|----|----|----|-----|----|----|-----|----|---|
| lw  | IF | ID | EX | MEM | WB |    |     |    |   |
| and |    | _  | _  | IF  | ID | EX | MEM | WB |   |
|     |    |    |    |     |    |    |     |    |   |

#### **ج- ۸ چرخه**

|     | 1  | 2  | 3  | 4   | 5  | 6   | 7   | 8  | 9 |
|-----|----|----|----|-----|----|-----|-----|----|---|
| lw  | IF | ID | EX | MEM | WB |     |     |    |   |
| and |    | -  | IF | ID  | EX | MEM | WB  |    |   |
| or  |    |    |    | IF  | ID | EX  | MEM | WB |   |

د- اگر دستور اول sw بود، هیچ وابستگی وجود نداشت و اجرای این سه خط روی هم ۷ چرخه طول می کشید.

|     | 1  | 2  | 3  | 4   | 5   | 6   | 7  | 8 | 9 |
|-----|----|----|----|-----|-----|-----|----|---|---|
| sw  | IF | ID | EX | MEM | WB  |     |    |   |   |
| and |    | IF | ID | EX  | MEM | WB  |    |   |   |
| or  |    |    | IF | ID  | EX  | MEM | WB |   |   |

ه- به خاطر ثبات 2\$ دو دستور دوم و سوم به دستور اول وابسته است.

## و- ۹ چرخه

|          | 1  | 2  | 3  | 4   | 5  | 6  | 7   | 8   | 9  |  |
|----------|----|----|----|-----|----|----|-----|-----|----|--|
| add \$2, | IF | ID | EX | MEM | WB |    |     |     |    |  |
| add \$4, |    | -  | -  | IF  | ID | EX | MEM | WB  |    |  |
| add \$8, | •  | •  | •  | •   | IF | ID | EX  | MEM | WB |  |

ز- خیر، فقط همین نوع forwarding کافی نیست، چون همچنان دستور سوم وقتی به مرحلهٔ ID میرسد، مقدار \$2 را نیاز دارد و باید منتظر بماند تا مرحلهٔ WB دستور اول تمام شود.

ح- باید این امکان را هم داشته باشیم که مقدار ثبات را در صورت نیاز از مرحلهٔ MEM هم به ورودی ALU بدهیم.

ط- دستور دوم به خاطر ثبات 8\$ به دستور اول و دستور چهارم به خاطر 3\$ به دستور سوم وابسته است.

ی- ۱۲ چرخه

|          | 1  | 2  | 3  | 4   | 5  | 6  | 7   | 8   | 9  | 10 | 11  | 12 |
|----------|----|----|----|-----|----|----|-----|-----|----|----|-----|----|
| and \$8, | IF | ID | EX | MEM | WB |    |     |     |    |    |     |    |
| sw \$2,  |    | _  | -  | IF  | ID | EX | MEM | WB  |    |    |     |    |
| add \$3, |    |    |    |     | IF | ID | EX  | MEM | WB |    |     |    |
| sw \$3,  |    |    |    |     |    | -  | -   | IF  | ID | EX | MEM | WB |

 $\Sigma$ - در هر دو مورد باید خروجی واحد EX در همان چرخه در اختیار دستور بعدی قرار بگیرد. درست است که در دستور آخر تا پیش از مرحلهٔ MEM نیازی به مقدار  $\Sigma$  ندارد، اما اگر زمانی که خروجی واحد EX در همان چرخه به دستور بعدی داده شود (وارد ثباتی شود که بین لایهٔ ID و EXE قرار دارد)، مشکل وابستگی دادهٔ دستور به ۳ می شود. اگر این مورد را درنظر نگیریم، برای حل وابستگی دستور  $\Sigma$  به ۳ باید forwarding از مرحلهٔ EXX به MEM داشته باشیم.

ل- اگر به جای دو دستور sw، دستور lw داشته باشیم، دستور tw وابسته است و دستور tw هم به دستور tw وابسته است. اجرای این چهار دستور، بدون مدارهای tw مدارهای tw اجرای این چهار دستور tw دستور tw وابسته است. اجرای این چهار دستور، بدون مدارهای

|          | 1  | 2  | 3  | 4   | 5  | 6  | 7   | 8  | 9  | 10  | 11  | 12 |
|----------|----|----|----|-----|----|----|-----|----|----|-----|-----|----|
| and \$8, | IF | ID | EX | MEM | WB |    |     |    |    |     |     |    |
| lw \$2,  |    | -  | -  | IF  | ID | EX | MEM | WB |    |     |     |    |
| add \$3, |    |    |    |     |    |    | IF  | ID | EX | MEM | WB  |    |
| lw \$3,  |    |    |    |     |    |    |     | IF | ID | EX  | MEM | WB |

برای برطرف کردن آنها نیاز به مدار forwarding از مرحلهٔ EX به مرحلهٔ EX دستور بعدی داریم و یک مدار forwarding از مرحلهٔ MEM به EXE و البته باز هم به یک چرخه تعلیق نیاز داریم.

|          | 1  | 2  | 3  | 4   | 5   | 6  | 7   | 8   | 9  |
|----------|----|----|----|-----|-----|----|-----|-----|----|
| and \$8, | IF | ID | EX | MEM | WB  |    |     |     |    |
| lw \$2,  |    | IF | ID | EX  | MEM | WB |     |     |    |
| add \$3, |    |    | -  | IF  | ID  | EX | MEM | WB  |    |
| lw \$3,  |    |    |    |     | IF  | ID | EX  | MEM | WB |

۶- (۵۱ نمره) هر چند زمانِ دسترسی (access time) در حافظه های نهان با دسترسی مستقیم (direct map) کمتر از حافظه های شبه انجمنی (set-associative) است، تعدادِ فقدان های ناشی از تضاد (conflict misses) در آنها بیشتر است. برای کاهشِ این فقدان ها روشی پیشنهاد شده است با عنوانِ به کارگیری حافظهٔ نهانِ قربانی در شکلِ زیر دیده می شود.
(Victim cache).

<sup>&</sup>lt;sup>1</sup> Jouppi, N. P. (1990-05-01). Improving direct-mapped cache performance by the addition of a small fully-associative cache and prefetch buffers. 17th Annual International Symposium on Computer Architecture, 1990. Proceedings. pp. 364–373. doi:10.1109/ISCA.1990.134547. ISBN 0-8186-2047-1.



در این ساختار دسترسی به هر داده طی مراحل زیر انجام میشود:

۱- حافظهٔ L1 بررسی میشود. اگر حاوی دادهٔ موردنظر باشد، داده به پردازنده انتقال مییابد.

Y-1 اگر داده در Y-1 نباشد، حافظهٔ قربانی بررسی میشود. اگر حاویِ داده باشد، داده به Y-1 منتقل شده و از آنجا به پردازنده انتقال مییابد. اگر لازم باشد این داده روی دادهای قدیمی در Y-1 نوشته شود، دادهٔ جایگزین شده به حافظهٔ قربانی منتقل می شود، به این ترتیب که این داده در انتهای یک صف Y-1 در حافظهٔ قربانی قرار می گیرد.

 $^{-}$  اگر دادهٔ موردنظر نه در  $^{-}$  باشد و نه در حافظهٔ قربانی، داده از حافظهٔ اصلی بازیابی شده و در  $^{-}$  قرانی می گیرد. این بار نیز اگر این داده به جای دادهٔ دیگری نوشته شود، دادهٔ قدیمی به انتهای صف حافظهٔ قربانی افزوده می شود و اگر صف پر بود، یک داده از ابتدای صف حذف می شود. اگر در مدتی که این داده در حافظه نبوده  $^{-}$  نبوده  $^{-}$  تغییری کرده باشد، نسخهٔ جدید آن روی حافظهٔ اصلی نوشته می شود.

توجه کنید دادهای که روی L1 ذخیره شده، روی حافظهٔ قربانی نیست و برعکس، دادهای که روی حافظهٔ قربانی ذخیره شده، روی L1 نیست، به عبارت دیگر L1 و حافظهٔ قربانی هیچ دادهٔ مشتر کی ندارند.

ساختار داخلی حافظهٔ قربانی در شکل زیر دیده میشود. در این شکل، آدرس ورودی یک آدرس ۳۲ بیتی است که شماره بایت داده در حافظهٔ اصلی را نشان میدهد.



با توجه به شكل به اين سوالات پاسخ دهيد:

الف - این حافظه چند مجموعه دارد؟

ب- در هر مجموعه چند بایت داده ذخیره شده است؟

ج- هر واحدِ داده (كلمه) شامل چند بايت است؟ به عبارتِ ديگر، هر بار همزمان چند بايت را مىتوانيم از اين حافظه بخوانيم؟

فرض کنید نرخ فقدان داده در L1 ۱۰٪ است و اگر دادهای در L1 نباشد، به احتمال 0.1 در حافظهٔ قربانی 0.1 خواهد بود. همچنین فرض کنید بازیابی داده از حافظهٔ اصلی 0.1 چرخه طول می کشد.

د- حساب کنید با به کار گیری حافظهٔ قربانی، متوسط زمان دسترسی به حافظه (AMAT) چقدر بهتر می شود؟ زمان جستجو در حافظهٔ قربانی را ناچیز فرض کنید.

### پاسخ:

-3

no victim cache:  $AMAT_1 = L1$  hit time  $+ 0.1 \times 50 = L1$  hit time + 5 cycle

with victim cache:  $AMAT_2 = L1$  hit time  $+0.1 \times 0.15 \times 4 + 0.1 \times 0.85 \times 50 = L1$  hit time +4.31 cycle

 $AMAT_1 - AMAT_2 = 0.69 \ cycle$